• 欢迎来到 - 我就爱电子网 - http://www.592dz.com !
您的位置:> 我就爱电子网电子文章PCB设计用于3G基站的ISL5239数字预失真电路 -- 正文
正文

用于3G基站的ISL5239数字预失真电路

[10-21 14:57:44]   来源:http://www.592dz.com  PCB设计   阅读:9798

 

概要:能采用4x内插。 自适应算法的选择 由于PA的参数并不是固定的,可能会随着环境温度、供电电压、输出负载而变化,因此必须采用反馈原理来随时更新查找表的参数,这就是自适应预失真技术。采用自适应数字预失真的电路必须是闭环系统,反馈路径来自PA输出的耦合信号,然后经过频率变换和A/D变换后送入自适应调节DSP中,进而更新查找表。ISL5239带有一个16-bit并行处理器接口,这个处理器接口可以将ISL5239看作一个外设存储器。所有的内部寄存器和存储空间都可以通过这个接口来访问。这个接口由一个16bit的双向数据总线P<15:0>,一个6 bit的地址总线A<5:0>,以及读 (RD)、写(WR)和片选(CE)信号线组成。通过这个简单的并行接口实现处理器和预失真处理芯片的互联,对芯片内部的寄存器进行配置和查找,更新查找表操作。这就为自适应算法提供了硬件基础。由于数字基带反馈环路延时的存在,以前自适应数字预失真常用于基带低码流条件下。目前,高速ADC和DSP在这一领域逐渐应用,选择合适的自适应算法以提高收敛速度和更新精度就成为一个比较关键的问题。基于一维查找表的数字预失真常用自适应算法包括:最小均方误差法(MMSE)、线性叠代法和两分法等等。 结语在对ISL5239的

用于3G基站的ISL5239数字预失真电路,http://www.592dz.com
数字预失真内插因子的选择
ISL5239在输入单元提供不同的内插因子(IP),IP可以选择1x、 2x、4x和8x。 内插的目的是为了达到过采样的效果。数字预失真可以改善互调失真,其性能取决于内插因子。众所周知,采样率越高,信号的失真越小。ISL5239使用过采样技术来改善高阶互调失真。但是,使用的内插因子越高,要求芯片的信号处理带宽越高。虽然输入信号的最高采样速率可以达到系统时钟CLK速率,但是要求系统时钟CLK >= Fs * IP。因此,要根据输入信号的采样频率和系统时钟来选择内插因子。例如,对于输入采样为29.49MSPS的4载波CDMA2000-1x信号,使用8x内插因子,这个信号在ISL5239内部已经达到Fs=240MHz。超出了ISL5239的125MHz最高采样速率,只能采用4x内插。
自适应算法的选择
由于PA的参数并不是固定的,可能会随着环境温度、供电电压、输出负载而变化,因此必须采用反馈原理来随时更新查找表的参数,这就是自适应预失真技术。采用自适应数字预失真的电路必须是闭环系统,反馈路径来自PA输出的耦合信号,然后经过频率变换和A/D变换后送入自适应调节DSP中,进而更新查找表。ISL5239带有一个16-bit并行处理器接口,这个处理器接口可以将ISL5239看作一个外设存储器。所有的内部寄存器和存储空间都可以通过这个接口来访问。这个接口由一个16bit的双向数据总线P<15:0>,一个6 bit的地址总线A<5:0>,以及读 (RD)、写(WR)和片选(CE)信号线组成。通过这个简单的并行接口实现处理器和预失真处理芯片的互联,对芯片内部的寄存器进行配置和查找,更新查找表操作。这就为自适应算法提供了硬件基础。由于数字基带反馈环路延时的存在,以前自适应数字预失真常用于基带低码流条件下。目前,高速ADC和DSP在这一领域逐渐应用,选择合适的自适应算法以提高收敛速度和更新精度就成为一个比较关键的问题。基于一维查找表的数字预失真常用自适应算法包括:最小均方误差法(MMSE)、线性叠代法和两分法等等。
  
结语
在对ISL5239的评估中,将评估板设置为多载波模式,仿真4载波WCDMA输入信号,这个信号经过ISL5239预失真处理以后,对于WCDMA 4个载波20MHz带宽,ACPR有13dB的改善。
由于ISL5239具有独特的输入/输出结构,可以和多种上/下数字变频器相连接,同时支持多种LUT寻址方式,芯片内部带有记忆效应和温度效应补偿接口,内置I/Q均衡器。使ISL5239具备较好的灵活性。通过对自适应算法和LUT的进一步研究, 改变软件和ISL5239的内部设置,就可以适应不同的射频功率放大器的线性化处理。

上一页  [1] [2] 


标签:PCB设计pcb培训大全,pcb是什么大全,pcb软件PCB设计
《用于3G基站的ISL5239数字预失真电路》相关文章